位置栏目

林福江  教授
主要研究方向:基于硅基先进微纳器件的超低功耗集成电路与系统设计,基于HEMT超宽频带和超短脉冲量子芯片设计以及超低噪声毫米波射频前端设计,基于GaN的第三代电子器件建模与MMIC设计,基于黑磷的下一代二维材料器件与建模研发,基于量子纠错和量子纠缠原理用模拟电路实现高性能逻辑电路的未来类脑芯片
电话:
邮箱:linfj@ustc.edu.cn
办公室:北区融合楼211室
个人简介

2010年全职回科大母校后,领导团队建设中科大的微电子和芯片设计的学科和实验室,与中科院微电子所建立所系联合“微纳电子系统集成研发中心”;引进全职研究员,建立了以优秀研究生为主的研发团队,开展了多项科研项目并取得多项创新或领先成果;透过微电子学院的动议和创办举动,引领和促成了中国科大先进技术研究院的揭牌;领军申请“国家示范性微电子学院”获批开始全面招生;国际合作与UCLA、EPFL、NUS、HKUST联合培养研究生;企业合作与联发科、中芯国际、安捷伦联合办实验室;顾问和咨询工作支持地方集成电路产业发展;专业活动中成功举办IEEE RFIT会议和工信部人才培养课程;创办合肥IC咖啡和传矽微电子公司,组织创客空间发展。

目前研究领域主要是:基于硅基先进微纳器件的超低功耗集成电路与系统设计,基于HEMT超宽频带和超短脉冲量子芯片设计以及超低噪声毫米波射频前端设计,基于GaN的第三代电子器件建模与MMIC设计,基于黑磷的下一代二维材料器件与建模研发,基于量子纠错和量子纠缠原理用模拟电路实现高性能逻辑电路的未来类脑芯片研究。

长期从事微波/微电子交叉学科的研发工作,特别是先进半导体器件的射频建模兼芯片集成方面取得了一系列成果,为MMIC/RFIC团队取得首次芯片设计成功做出了理论和实验上的重要贡献。是公认的实用射频建模专家,获得EDN Asia杂志1998 Innovator Award。在IEEE T-MTT、JSSC、TED、TCAS、EDL、ISSCC、RFIC等顶级期刊杂志、会议上发表学术论文250多篇,拥有专利60多个,是该领域有国际影响的学者。

个人经历
  • 1977-1982 中国科技大学无线电电子学系,学士,无线电物理
  • 1982-1985 中国科学技术大学,硕士,微波技术与天线
  • 1986-1993 德国卡塞尔大学,电子工学博士,微波半导体器件建模/单片集成
  • 1984 -1986 中国科学技术大学无线电电子学系,教师
  • 1986-1989 德国汉堡工业大学,访问学者
  • 1989-1993 德国卡塞尔大学,研究员
  • 1993年被新加坡经济发展局首批科技人才计划引进,先在新加坡国立大学当研究科学家,然后转到微电子研究院做研究员,率先进行射频芯片的建模和设计
  • 2007-2010 中国科学技术大学信息科学技术学院电子科学与技术系,兼职博导
  • 2010-至今 中国科学技术大学电子科学与技术系,全职教授
荣誉
  • EDN Asia杂志 1998 Innovator Award
论文
  • A Low-Noise Digital-to-Frequency Converter Based on Injection-Locked Ring Oscillator and Rotated Phase Selection for Fractional-N Frequency Synthesis,” IEEE T-VLSI, vol. 27, 2019
  • A 1-Gb/s 6–10-GHz, Filterless, Pulsed UWB Transmitter With Symmetrical Waveform Analysis and Generation, IEEE T-VLSI, vol. 26, no. 6, 2018
  • A 6-bit CMOS Active Phase Shifter for Ku-Band Phased Arrays, IEEE MWCL 2018, vol. 28, no. 7
  • A joint low-power cell search and frequency tracking scheme in NB-IoT systems for green internet of things, MDPI Sensors, Sept. 2018
  • Frequency Domain Channel Equalization for LTE-Based Uplink Narrowband Internet of Things Systems, IET Communications, Oct. 2018
  • A 0.3–3.5 GHz active-feedback low-noise amplifier with linearization design for wideband receivers, AEU-International Journal of Electronics and Communications, vol. 84, 2018
  • A 3 mW 1.2–3.6 GHz Multi-Phase PLL-Based Clock Generator with TDC Assisted Auto-Calibration of Loop Bandwidth, World Scientific J. of Circuits, Systems and Computers, Nov. 2017
  • A 0.1–1.1 GHz inductorless differential LNA with double gm-boosting and positive feedback, J. Analog Integrated Circuits and Signal Processing, 2017
  • Self-Dithering Technique for High-Resolution SAR ADC Design, IEEE TCAS-II, Vol. 62, 2015
  • Analysis of current efficiency for CMOS class-B LC oscillators, IEEE TCAS-I, Vol. 62, 2015